2024年2月7日发(作者:北汽ex360补贴后价格)
第一章测试
1. 数字系统中,采用( )可以将减法运算转化为加法运算。
A:补码
B:原码
C:ASCII码
D:BCD码
答案:A
2. 下列四个数中最大的数是( )。
A:二进制数(10100000)
B:十进制数(198)
C:16进制数(AF)
D:8421BCD码()
答案:D
3. 已知十进制数(10.4),下列结果与之相等的是( )。
A:二进制数(1010.1)
B:八进制数(12.4)
C:五进制数(20.2)
D:十六进制数(A.8)
答案:C
4. 有一数码10010011,( )。
A:作为2421BCD码时,它相当于十进制数93
B:作为自然二进制数时,它相当于十进制数93
C:作为余3码时,它相当于十进制数60
答案:C
5. 将8421BCD码10000011转换成二进制数为( )。
A:
B:01000011
C:01010011
D:10000011
答案:C
6. 二进制数(01100111)对应的格雷码是( )。
A:01010100
B:01100111
C:00110001
D:01101000
答案:A
7. 格雷码(01100111)对应的二进制数码为( )。
A:01010101
B:01111010
C:01010100
D:01111110
答案:C
8. 8421BCD码(01100001)对应的2421BCD码为( )。
A:00011110
B:00110001
C:11001110
D:11000001
答案:D
9. 十进制数(35.72)对应的余3码为( )。
A:01101000.10100101
B:00110101.01110010
C:00110101.11010010
D:00111010.11010010
答案:A
第二章测试
1. 在变量A和B取值相异时,其逻辑函数值为1,相同时为0,称为异或运算。( )
A:错
B:对
答案:B
2. 约束项在函数化简时可以当作1,是因为在实际电路中,这种输入组合根本不可能会让其发生。( )
A:对
B:错
答案:A
3. 下列关于异或运算的式子中,不正确的是( )。
A:
B:
C:
D:
答案:A
4. 连续异或5个1的结果是( )。
A:1
B:0
C:逻辑概念错误
D:不确定
答案:A
5. 与逻辑函数功能相等的表达式为( )。
A:
B:
C:
6.
7.
8.
9.
D:
答案:B
逻辑函数式,化简后结果是( )。
A:A+B
B:
C:
D:AB
答案:A
若n个变量的同或运算和异或运算结果相同,则n为( )。
A:不确定
B:偶数
C:奇数
答案:C
函数F(A,B,C,D)=AB+BCD的最小项表达式为( )。
A:F(A,B,C,D)=∏M(7,12,13,14,15)
B:F(A,B,C,D)=∑m(7,12,13,14,15)
C:F(A,B,C,D)=∑m(0,1,2,3,8)
D:F(A,B,C,D)=∏M(0,1,2,3,4,5,6,8,9,10,11)
答案:B
函数F(A,B,C,D)=AB+BCD的最大项表达式为( )。
A:F(A,B,C,D)=∑m(7,12,13,14,15)
B:F(A,B,C,D)=∑m(0,1,2,3,8)
C:F(A,B,C,D)=∏M(0,1,2,3,4,5,6,8,9,10,11)
D:F(A,B,C,D)=∑m(0,1,2,3,4,5,6,8,9,10,11)
答案:C
第三章测试
1. 半导体二极管、三极管、MOS管在数字电路中均可以作为开关元件来使用。( )
A:错
B:对
答案:B
2. TTL门电路具有负载能力强、抗干扰能力强和转换速度高等特点。( )
A:对
B:错
答案:B
3. CMOS门电路的输入端在使用中不允许悬空。( )
A:错
B:对
答案:B
4. 输出端不能直接线与的门电路有( )。
A:普通CMOS门
B:传输门
C:OC 门
D:三态门
答案:A
5. 要使CMOS门输入高电平,不能使用的方法为( )。
A:通过电阻接地
B:直接接高电平
C:通过电阻接电源
答案:A
6. 要使TTL与非门变成反相器,多余的输入端不能采用的方法为( )。
A:悬空
B:和使用端连接在一起
C:接高电平
D:通过小电阻接低电平
答案:D
7. CC4000系列的CMOS门电路不能直接接( )系列的门电路。
A:74HCT
B:74H
C:74HC
D:74LS
答案:B
8. 下列说法不正确的是( )。
A:OC门输出端直接连接可以实现正逻辑的线与运算
B:三态门输出端有可能出现三种状态(高阻态、高电平、低电平)
C:当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑
D:集电极开路的门称为OC门
答案:C
9. 指出图中TTL门电路的输出为( )。
A:高阻态
B:低电平
C:高电平
D:不确定
答案:C
第四章测试
1. 组合逻辑电路的逻辑功能可用逻辑图、真值表、逻辑表达式、卡诺图和波形图五种方法来描述,它们在本质上是相通的,可以互相转换。( )
A:错
2.
3.
4.
5.
6.
7.
8.
9.
B:对
答案:B
共阴极接法LED数码显示器需选用有效输出为高电平的七段显示译码器来驱动。( )
A:错
B:对
答案:B
3线—8线译码电路是三—八进制译码器。( )
A:错
B:对
答案:A
十六路数据选择器的地址输入端有四个。( )
A:对
B:错
答案:A
能将一个数据,根据需要传送到多个输出端的任何一个输出端的电路,称为数据选择器。( )
A:错
B:对
答案:A
组合逻辑电路任意时刻的稳态输入,输入信号作用前的电路原来状态有关。( )
A:错
B:对
答案:A
二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。( )
A:错
B:对
答案:B
在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的超前。( )
A:错
B:对
答案:A
函数 转换成或非-或非式为( )。
A:
B:
C:
D:
答案:B
10. 若在编码器中有50个编码对象,则可求输出二进制代码位数为( )。
A:5
B:6
C:10
D:50
答案:B
11. 一个译码器若有100个译码输出端,则译码输入端有( )个。
A:6
B:5
C:7
D:8
答案:C
12. 以下错误的是( )
A:半加器可实现两个一位二进制数相加
B:数字比较器可以比较数字大小
C:编码器可分为普通全加器和优先编码器
答案:C
13. 对于8421BCD码优先编码器,下面说法正确的是( )。
A:有10根输入线,4根输出线
B:有4根输入线,16根输出线
C:有4根输入线,10根输出线
D:有16根输入线,4根输出线
答案:A
第五章测试
1. 主从触发器存在“一次翻转”现象。( )
A:对
B:错
答案:A
2. 主从JK触发器和边沿JK触发器的特性方程是相同的。( )
A:错
B:对
答案:B
3. 同一逻辑功能的触发器,其电路结构一定相同。( )
A:错
B:对
答案:A
4. 仅具有翻转功能的触发器是T触发器。( )
A:错
B:对
答案:A
5. 触发器有两个稳定状态,在外界输入信号的作用下,可以从一个稳定状态转变为另一个稳定状态。( )
A:对
B:错
答案:A
6. 同步RS触发器具有空翻现象,而主从触发器和边沿触发器则克服了空翻现象。( )
A:对
B:错
答案:A
7. RS触发器的约束条件是RS=0,表示R或S其中至少有一个为0。( )
A:错
B:对
答案:B
8. 主从JK触发器和边沿JK触发器的逻辑功能完全相同。( )
A:对
B:错
答案:A
9. 异步复位端是指触发器不管时钟CP和输入为何种状态,都将触发器的状态清零。( )
A:错
B:对
答案:B
10. 由D触发器的特性方程可知输出只与D有关,与原状态无关,所以D触发器没有记忆功能。( )
A:对
B:错
答案:B
11. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为( )。
A:200KHz
B:500KHz
C:50KHz
D:100KHz
答案:C
12. 在各种集成触发器中,抗干扰能力最强的是( )触发器。
A:边沿
B:主从
C:基本RS
D:同步
答案:A
13. 对于JK触发器,若J=K=1,则可实现( )触发器的逻辑功能。
A:RS
B:D
C:T’
D:T
答案:C
14. 一个 JK 触发器可存储( )位二进制数。
A:不确定
B:0
C:2
D:1
答案:D
15. 下列描述不正确的是( )。
A:异步时序电路的响应速度要比同步时序电路的响应速度慢
B:触发器具有两种状态,当Q=1时触发器处于1态
C:主从JK触发器具有一次翻转现象
答案:B
16. T触发器的功能是( )。
A:置“1”、置“0”
B:保持、置“1”
C:翻转、保持
D:翻转、置“0”
答案:C
第六章测试
1. 为了记忆电路的状态,时序电路必须包含存储电路,存储电路通常以触发器为基本单元电路组成。( )
A:错
B:对
答案:B
2. 同步时序电路和异步时序电路的最主要区别是,前者的所有触发器受同一时钟脉冲控制,后者的各触发器受不同的时钟脉冲控制。( )
A:错
B:对
答案:B
3. 时序电路的逻辑功能可用逻辑图、逻辑表达式、状态表、卡诺图、状态图和时序图等方法来描述,它们在本质上是相通的,可以互相转换。( )
A:错
B:对
答案:B
4. 时序逻辑电路包含计数器、数据选择器、译码器和寄存器。( )
A:错
B:对
答案:A
5. 同步时序逻辑电路使用同一时钟控制。( )
A:对
B:错
答案:B
6. 使用同一时钟控制的时序逻辑电路为同步时序逻辑电路。( )
A:对
B:错
答案:B
7. 时序逻辑电路的一般结构由组合电路与( )组成。
A:译码器
B:选择器
C:存储电路
D:全加器
答案:C
8. 由两片CT54161中规模集成电路组成的计数器电路,则( )
A:左侧芯片的计数模值为5,右侧芯片的计数模值为2,总的计数模值为10。
B:左侧芯片的计数模值为12,右侧芯片的计数模值为2,总的计数模值为24。
C:左侧芯片的计数模值为12,右侧芯片的计数模值为12,总的计数模值为144。
D:左侧芯片的计数模值为5,右侧芯片的计数模值为12,总的计数模值为60。
答案:A
9. 由两片CT54161中规模集成电路组成的计数器电路,则计数器电路的模值为( )
A:左侧芯片的计数模值为6,右侧芯片的计数模值为8,总的计数模值为48。
B:左侧芯片的计数模值为7,右侧芯片的计数模值为8,总的计数模值为56。
C:左侧芯片的计数模值为7,右侧芯片的计数模值为9,总的计数模值为63。
D:左侧芯片的计数模值为6,右侧芯片的计数模值为9,总的计数模值为54。
答案:C
10. 分析计数器电路的模值,( )
A:当M=0时模值为5;当M=1时,模值为7。
B:当M=0时模值为8;当M=1时,模值为6。
C:当M=0时模值为6;当M=1时,模值为8。
D:当M=0时模值为7;当M=1时,模值为5。
答案:B
第七章测试
1. 多谐振荡器有两个稳定状态。( )
A:错
B:对
答案:A
2. 在单稳态和无稳态电路中,由暂稳态过渡到另一个状态,其“触发”信号是由外加触发脉冲提供的。( )
A:对
B:错
答案:B
3. 施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态。( )
A:对
B:错
答案:A
4. 如果要把一窄脉冲变换为宽脉冲应采用( )。
A:多谐振荡器
B:施密特触发器
C:单稳态触发器
答案:C
5. 为了将正弦信号转换成与之频率相同的脉冲信号,可采用( )。
A:单稳态触发器
B:施密特触发器
C:多谐振荡器
D:移位寄存器
答案:B
6. 将三角波变为矩形波,需选用( )。
A:双稳态触发器
B:单稳态触发器
C:多谐振荡器
D:施密特触发器
答案:D
7. 在用555定时器接成的施密特触发电路中,当电源电压为21V时,而且控制电压VCO=12V时,( )。
A:上限阈值电压为12V,下限阈值电压为6V,回差为6V。
B:上限阈值电压为14V,下限阈值电压为7V,回差为7V。
C:上限阈值电压为8V,下限阈值电压为4V,回差为4V。
D:上限阈值电压为21V,下限阈值电压为10.5V,回差为10.5V。
答案:A
8. 下图所示电路为( )。
A:双稳态触发器
B:单稳态触发
C:多谐振荡器
D:施密特触发器
答案:C
9. 下图所示电路为( )。
A:施密特触发器
B:多谐振荡器
C:单稳态触发
D:双稳态触发器
答案:C
第八章测试
1. 在四舍五入量化方法中,最大的量化误差为( )。
A:不确定
B:△/3
C:△
D:△/2
答案:D
2. 在量化方法中采用舍去小数法时,最大的量化误差为( )。
A:△/2
B:△
C:不确定
D:△/3
答案:B
3. 若采用有舍有入量化方式,将0–1V的模拟电压换成四位二进制代码,其量化单位应该为( )V。
A:1/15
B:1/31
C:2/31
D:2/15
答案:C
4. 如下图所示的倒T型电阻网络DAC中,基准电压V=5V,R=10kΩ,则对应的输出电压为( )V。
A:11
B:7/16
C:25/16
D:55/16
答案:D
5. 如果要将一个最大幅值为5.1V的模拟信号转换成数字信号,要求模拟信号每变化20 mV能使数字信号最低位发生变化,应选用( )位转换器。
A:6
B:256
C:16
D:8
答案:D
6. 根据下图,输入电压为4.62V时的量化误差为( )mV。
A:5
B:0
C:不确定
D:20
答案:B
7. 根据下图,当输出为全1数码时,对应的理论输入电压范围分别是( )。
A:0-10mV
B:0-5mV
C:0-100mV
D:5.09V-5.11V
答案:D
8. 有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1001时,输出电压为( )。
A:5.66V
B:6V
C:6.66V
D:各项都不对
答案:B
更多推荐
触发器,电路,逻辑,输出,输入,逻辑电路,功能
发布评论